## ¿Cómo hacer una AND, OR, XOR, NAND, etc de todos los bits de una señal en VHDL?

Creador: David Rubio G.

Entrada: <a href="https://soceame.wordpress.com/2024/05/18/como-hacer-una-and-or-xor-nand-etc-de-todos-los-bits-de-una-senal-en-vhdl/">https://soceame.wordpress.com/2024/05/18/como-hacer-una-and-or-xor-nand-etc-de-todos-los-bits-de-una-senal-en-vhdl/</a>

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: <a href="https://github.com/DRubioG">https://github.com/DRubioG</a>

Fecha última modificación: 22/02/2025

Una situación muy frecuente es cuando se quiere realizar una operación binaria a una señal de varios bits en VHDL, como una OR o una AND de todos los bits de una señal (o de parte de ella).

El método general es recurrir a realizar la operación bit a bit, lo que puede dejar partes del código bastante largas. Ej:

```
a \le "001010";
b \le a(5) \text{ or } a(4) \text{ or } a(3) \text{ or } a(2) \text{ or } a(1) \text{ or } a(0);
c \le a(5) \text{ and } a(4) \text{ and } a(3) \text{ and } a(2) \text{ and } a(1) \text{ and } a(0);
```

Otra opción es recurrir a un bucle for con una variable (pero esto puede volver muy complejo el desarrollo, debido a que las variables hay que inicializarlas para evitar errores):

```
variable b_aux, c_aux : std_logic_vector(5 downto 0);
begin
...
for i in a'range loop
  b_aux := b_aux or a(i);
  c_aux := c_aux and a(i);
end loop;
```

## Solución

Bien, para solucionar esta situación, existe dentro de una librería llamada «*std\_logic\_misc*» con varias funciones que realizan estos cálculos.

Para usar esta librería se tiene que cargar la librería al principio:

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_misc.all;
```

Y con esta librería cargada, se pueden utilizar las siguientes funciones:

- **or\_reduce(**<**std\_logic\_vector**>**):** esta función hace una OR de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.
- **and\_reduce(<std\_logic\_vector>):** esta función hace una AND de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.
- **nand\_reduce(<std\_logic\_vector>):** esta función hace una NAND de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.
- **nor\_reduce(<std\_logic\_vector>):** esta función hace una NOR de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.
- **xor\_reduce(<std\_logic\_vector>):** esta función hace una XOR de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.
- **xnor\_reduce(<std\_logic\_vector>):** esta función hace una XNOR de todos los bits de la señal *std\_logic\_vector* y devuelve una valor *std\_logic* de 1 bit.

Un ejemplo de uso de estas funciones

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_misc.all;
entity test is
    port(
        a : in std_logic_vector(4 downto 0);
        c, d, e, f, g, h : out std_logic
end entity;
                                                 dolession
architecture arch_test of test is
begin
    c <= or_reduce(a);</pre>
    d <= and_reduce(a);</pre>
    e <= xor_reduce(a);</pre>
    f <= nand_reduce(a);
    g <= xnor_reduce(a);</pre>
    h <= nor_reduce(a);</pre>
end architecture;
```

Las funciones generan un modelo RTL como el siguiente



Y un modelo de síntesis como el siguiente



## **NOTA**

En el estándar del 2008 de VHDL se admite una nueva forma de hacer lo anterior, más simple y sin recurrir a la librería 'std\_logic\_misc', y es utilizar la palabra lógica delante de la señal/puerto. Ejemplo:

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_misc.all;
           ipsilisoceane mordiness.com
entity borrar is
   port(
       a : in std_logic_vector(4 downto 0);
       c, d, e, f, g, h : out std_logic
end entity;
architecture arch_borrar of borrar is
begin
   c <= or a;
   d \le and a;
   e <= xor a;
   f <= nand a;
   g <= xnor a;
   h \le nor a;
end architecture;
```